目前電子器材用于各類電子設(shè)備和系統(tǒng)仍然以印制電路板為主要裝配方式。實(shí)踐證明,即使電路原理圖設(shè)計(jì)正確,印制電路板設(shè)計(jì)不當(dāng),也會對電子設(shè)備的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細(xì)平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲。因此,旌睿建議設(shè)計(jì)印制電路板的時候,應(yīng)注意采用正確的方法。
1. 去耦電容配置
在直流電源回路中,負(fù)載的變化會引起電源噪聲。例如在數(shù)字電路中,當(dāng)電路從一個狀態(tài)轉(zhuǎn)換為另一種狀態(tài)時,就會在電源線上產(chǎn)生一個很大的尖峰電流,形成瞬變的噪聲電壓。配置去耦電容可以抑制因負(fù)載變化而產(chǎn)生的噪聲,是印制電路板的可靠性設(shè)計(jì)的一種常規(guī)做法,配置原則如下:
a. 電源輸入端跨接一個10~100uF的電解電容器,如果印制電路板的位置允許,采用100uF以上的電解電容器的抗干擾效果會更好。
b. 為每個集成電路芯片配置一個0.01uF的陶瓷電容器。如遇到印制電路板空間小而裝不下時,可每4~10個芯片配置一個1~10uF鉭電解電容器,這種器件的高頻阻抗特別小,在500kHz~20MHz范圍內(nèi)阻抗小于1Ω,而且漏電流很小(0.5uA以下)。
c. 對于噪聲能力弱、關(guān)斷時電流變化大的器件和ROM、RAM等存儲型器件,應(yīng)在芯片的電源線(Vcc)和地線(GND)間直接接入去耦電容。
d. 去耦電容的引線不能過長,特別是高頻旁路電容不能帶引線
2. 印制電路板的尺寸與器件的布置
印制電路板大小要適中,過大時印制線條長,阻抗增加,不僅抗噪聲能力下降,成本也高;過小,則散熱不好,同時易受臨近線條干擾。
在器件布置方面與其它邏輯電路一樣,應(yīng)把相互有關(guān)的器件盡量放得靠近些,這樣可以獲得較好的抗噪聲效果。如圖2所示。時種發(fā)生器、晶振和CPU的時鐘輸入端都易產(chǎn)生噪聲,要相互靠近些。易產(chǎn)生噪聲的器件、小電流電路、大電流電路等應(yīng)盡量遠(yuǎn)離邏輯電路,如有可能,應(yīng)另做電路板,這一點(diǎn)十分重要。
首頁| 在線報(bào)價| 下單流程| 服務(wù)支持| 新聞資訊| 關(guān)于我們| 聯(lián)系我們
公司地址: 上海市閔行區(qū)江月路1388號伍信禾風(fēng)廣場二號樓503室
深圳辦地址: 深圳市寶安區(qū)沙井街道寶安大道鵬城中駿compass 創(chuàng)新園1棟4樓A5區(qū)
歡迎訂閱 | |